polito.it
Politecnico di Torino (logo)

List of theses with "Masera, Guido as relator"

Up a level
Export as [feed] Atom [feed] RSS 1.0 [feed] RSS 2.0
Group by: Date | No Grouping
Number of items: 84.

20 April 2018

Marco Montagna. Analysis of Vulnerabilities and Improvements of a Complex System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Stefania Trapani. A Correction Method for Pedestrian Detection with a Convolutional Neural Network. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Tamer Ahmed Eltaras. "A Flow Control Mechanism for Fully Adaptive Routing Algorithms in On-Chip Networks”. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Fabio Caracci. Instruction dispatch policy optimization for superscalar processors. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Maria Teresa Bevivino. Latch based design investigations. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

26 July 2018

[img] Marco Farina. Acceleratore hardware per la generazione di un'immagine retrovisiva = Hardware accelerator for a rear-view generation system. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Giuseppe Davidde. HSG Algorithm for Pedestrian Detection. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

21 September 2018

[img] Luca Francesco Perroni. Calcolo Approssimato per Operatori Aritmetici Floating Point. Progettazione ed Implementazione. = Approximate Computing for Floating Point Arithmetic Operators. Design and Implementation. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Osvaldo Genovese. Design and implementation of a hardware accelerator for Deep Convolutional Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Stefania Preatto. Speed Enhancement Methods for HEVC Interpolation Filters. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Luigi Zaffarana. Studio e sviluppo di un Moltiplicatore Floating Point Approssimato per applicazioni Low-Power ed Error-Tolerant = Study and development of an Approximate Floating Point Multiplier for Low-Power and Error-Tolerant applications. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

29 October 2018

[img] Simone Machetti. ASIP Design for Motion Estimation in Video Compression Algorithms. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2018

14 December 2018

[img] Sebastiano Strano. ASIP implementations for Polar Codes decoding using Simplified Successive Cancellation algorithm and Instruction Level Parallelism. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Pierre Mecca. Advanced Hardware Solutions for Neural Networks Inference in Autonomous Vehicles. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Elena Maria Migliorin. Custom High-Speed Communication Ethernet-Point to Point Protocol Interface Design and Implementation. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Anna Ferrara. Design of a clock diagnostic module for Built-In Self-Test of System on Chip. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Flavio Tanese. Hardware acceleration for post-quantum cryptography. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

16 April 2019

[img] Angelo Fusillo. Advanced SDRAM controller architecture for Approximate Computing. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Beatrice Giannetta. Application Specific Instruction-set Processor for HSG-based Pedestrian Detection Algorithm. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Sergio Seminara. DMA Support for the Sancus Architecture. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Erik Anzalone. Design and Implementation of efficient low power Hardware accelerators for Deep Learning Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Mattia Carlo Petruzzellis. Design of a Flexible Hardware Accelerator for Ultra-Low Power Quantized Neural Networks based on Serial Multipliers. Rel. Maurizio Martina, Guido Masera, Francesco Conti. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Valerio Lanieri. Reverse engineering and analytic code extraction: techniques and threat analysis. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Alessandro Bruscia. Turbo decoding algorithm parallelization. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Kristjane Koleci. VLSI QC-LDPC Decoder for Post-Quantum Cryptography. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Roberta Marino. VLSI architecture for Depth Image-Based Rendering Integrated Systems Architecture. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Nicola Antonio Travaglini. VLSI architecture of a Multiple-Error-Correction Polar-Codes decoder. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

26 July 2019

[img] Mattia Marino. Efficient belief propagation decoding of polar codes: algorithms and architectures. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Davide Di Febbo. Extreme Learning and Data Parallelization for Single Incremental Task scenario. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Gianluca Tortora. FPGA implementation of event-based optical flow for robotic applications. Rel. Maurizio Martina, Guido Masera, Paolo Motto Ros. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Andrea Mongardi. A Low-Power Embedded System for Real-Time EMG based Event-Driven Gesture Recognition. Rel. Maurizio Martina, Paolo Motto Ros, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

25 October 2019

Beatrice Bussolino. Capsule Networks: Training and Quantized Inference. Rel. Maurizio Martina, Guido Masera, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Carmelo Apostoliti. FPGA-based acceleration of the GNURadio Software-Defined Radio: the IEEE 802.11p case. Rel. Guido Masera, Luciano Lavagno. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Walid Walid. REAL-TIME IMPLEMENTATION OF DISCRIMINATIVE SCALE SPACE TRACKER (DSST) ALGORITHM. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Costantino Cosentino. SoC Configuration for Real-Time EMG Sensing and Wireless Control of a Robotic Prosthesis. Rel. Guido Masera, Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2019

Alessio Colucci. Software- and Hardware-Level Optimizations for Fast Training of Capsule Networks. Rel. Maurizio Martina, Guido Masera, William Fornaciari. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Gianmario Bergamin. Study of low power and radiation hard Design For Testability solutions for High Energy Physics applications. Rel. Guido Masera, Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2019

18 December 2019

[img] Sawan Singh. DUAL CONSISTENCY STORE BUFFER FOR OUT OF ORDER PROCESSORS. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Nicola Rallo. Deep Information Networks: complexity, analysis and hardware implementation. Rel. Guido Masera, Monica Visintin. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

26 March 2020

[img] Detjon Brahimaj. Design and development of a wearable device for continuous monitoring of vital signs. Rel. Guido Masera, Mahmoud Tavakoli. Politecnico di Torino, Corso di laurea magistrale in Mechatronic Engineering (Ingegneria Meccatronica), 2020

[img] Dino Santoro. Reconfigurable Spiking Neural Network architecture on FPGA. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

27 March 2020

[img] Giuseppe Puletto. Implementation of a post-quantum cryptography algorithm on an FPGA board. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Alessio Parisi. Low-latency implementation for inter-process communication. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

1 April 2020

[img] Giuseppe Maria Sarda. Approximating Deep Convolutional Neural Networks through Bit-level Masking of Network Parameters. Rel. Guido Masera, Maurizio Martina, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

28 July 2020

Giuseppe Carnicelli. Low latency bus-based solution for inter-processor communication. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

23 October 2020

[img] Alessandro Ottaviano. Adversarial Machine Learning against Real-World Attacks on CNN Object Detectors. Rel. Guido Masera, Michele Magno, Luca Benini. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

[img] Elena Ferro. Implementation of Deep Neural Networks for the Level 1 Trigger system of the future High-Granularity Calorimeter (HGCAL). Rel. Guido Masera, Jean-Baptiste Sauvan. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

[img] Giovanni Cappai. Implementation of a Face Detection Algorithm for Low-Power FPGAs. Rel. Guido Masera, Luca Benini, Michele Magno. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

Daniele Colonna. Study and development of a fully-digital peripheral designed to read capacitive sensors for structural health monitoring. Rel. Guido Masera, Aziendale Tutore. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Tommaso Milanese. Time-to-digital converters for reconfigurable photon-counting detectors. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

18 December 2020

Sofiane Landi. Design of FPGA-based TurboProduct Iterative Decoder basedon Polar Codes. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Alessandro Romeo. Design of an FPGA-based Testbed for accelerating Error Characterization of Product Codes. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Antonio Caruso. Izhikevich neural model and STDP learning algorithm mapping on spiking neural network hardware emulator. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Corrado Bonfanti. Parameter Monitoring and Communication in a Ring-Topology-Based SNN Emulator Hardware. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Alessandra Calzoni. Quantization Analysis for Face Image Detection Through Dense Neural Networks. Rel. Guido Masera, Giovanni Ramponi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Federico Pozzana. RISC-V : an FPGA implementation for general purpose prototyping hardware. Rel. Guido Masera, Elia Delledonne, Fabrizio Fraternali. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

16 April 2021

[img] Luca Fiore. Design of a fault tolerant RISC-V instruction execute stage for safety critical applications. Rel. Stefano Di Carlo, Alessandro Savino, Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Marcello Neri. Design of a fault tolerant instruction decode stage in RISC-V core against soft and hard errors. Rel. Stefano Di Carlo, Alessandro Savino, Maurizio Martina, Guido Masera, Luca Maria Cassano. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Danilo Pesaresi. Implementazione hardware di NTRU su FPGA = Hardware implementation of NTRU on FPGA. Rel. Guido Masera, Andrea Molino, Gabriele Coppolino. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Giacomo Pira. Security of Event-Based Spiking Neural Networks: Attacks and Defense Methodologies. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Andrea Tesser. Study and Implementation of a Packet Video Transmission Wireless Receiver. Rel. Guido Masera, Alberto Dassatti, Renzo Posega. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

27 July 2021

[img] Edoardo Salvati. Approximate Computing for Softmax and Squash functions in Capsule Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Jianxing Wu. Case Study on High-Level Verification Flow Applied to a High-Level-Designed Digital Signal Processor. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2021

[img] Elia Ribaldone. Design of configurable Fault Folerant RISC-V Instruction Fetch and automatization through Travulog templates. Rel. Stefano Di Carlo, Maurizio Martina, Guido Masera, Alessandro Savino. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Alberto Viale. Efficient Implementation of Spiking Neural Networks on the Loihi Neuromorphic Processor for Autonomous Driving Problems. Rel. Guido Masera, Maurizio Martina, Alberto Marchisio, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

26 October 2021

Alessio Curto. Analisi del flusso di dati in un sistema di comunicazione custom e confronto di tecniche di controllo degli errori = Analysis of the data flow in a custom communication system and error control techniques comparison. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Carlo Alberto Fenoglio. Analysis and test of a novel photodetector device. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2021

Luca Rodi. Early stage power estimation and power optimization on a design for laser bean scanning application. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Simone Favero. High Throughput Turbo-Decoders: Concurrent-PMAP and High-Radix Exploration. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Alberto Vaudagna. Multiplier for quantum cryptography algorithms in FPGA. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Gabriele Borello. TOWARDS COMPUTATIONAL STORAGE. Rel. Guido Masera, Alberto Dassatti. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Edoardo Bollea. Verifying Register Maps with Formal Verification How Formal compares to Universal Verification Methodology. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Paolo Mazzetti. A new algorithm for structured matrix-vector product for Post quantum cryptography. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

17 December 2021

[img] Nicolo' Rigotti. Design and FPGA prototyping of a real-time monitoring unit for the PIPE interface. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Giuseppe Aiello. Design of optimized architectures for non-linear convolutional neural networks. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Pasquale Santoro. Implementation of a CNN hardware accelerator based on a reconfigurable spatial array. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

13 April 2022

Jurgen Dalipaj. Automated Inter-Layer scheduling of Convolutional Neural Networks on a reconfigurable accelerator. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

29 July 2022

Antonio Zappone. Analisi di sicurezza e metodi di deprogettazione per circuiti integrati = Security analysis and reverse engineering methods for integrated circuits. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Laura Chisciotti. Design of a high-speed data buffer based on DDR memories for real-time processing of hyperspectral data and its implementation in a radiation-tolerant FPGA. Rel. Guido Masera, Davide Fiorini. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Gianluca Menditto. Hardware Design of a Homomorphic-like Encryption Scheme for Spiking Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Raffaele Di Placido. An Hyper Dimensional Classifier for Dynamic Vision Sensors. Rel. Marco Vacca, Guido Masera, Fabrizio Ottati. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Maria Francesca Cascone. Implementation of the comparison in the Residue Numeral System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Lorenzo Cecchetti. Side-channel leakage assessment methodology applied to Post Quantum Cryptography algorithm. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Costantino Taranto. Simplified Affine Motion Estimation algorithm and architecture for the Versatile Video Coding Standard. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

This list was generated on Mon Sep 26 22:51:18 2022 CEST.