polito.it
Politecnico di Torino (logo)

Elenco delle tesi il cui relatore è "Masera, Guido"

Livello precedente
[feed] Atom [feed] RSS 1.0 [feed] RSS 2.0
Raggruppa per: Data | Nessun raggruppamento
Numero di pubblicazioni : 115.

20 Aprile 2018

Marco Montagna. Analysis of Vulnerabilities and Improvements of a Complex System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Stefania Trapani. A Correction Method for Pedestrian Detection with a Convolutional Neural Network. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Tamer Ahmed Eltaras. "A Flow Control Mechanism for Fully Adaptive Routing Algorithms in On-Chip Networks”. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Fabio Caracci. Instruction dispatch policy optimization for superscalar processors. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Maria Teresa Bevivino. Latch based design investigations. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

26 Luglio 2018

[img] Marco Farina. Acceleratore hardware per la generazione di un'immagine retrovisiva = Hardware accelerator for a rear-view generation system. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Giuseppe Davidde. HSG Algorithm for Pedestrian Detection. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

21 Settembre 2018

[img] Luca Francesco Perroni. Calcolo Approssimato per Operatori Aritmetici Floating Point. Progettazione ed Implementazione. = Approximate Computing for Floating Point Arithmetic Operators. Design and Implementation. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Osvaldo Genovese. Design and implementation of a hardware accelerator for Deep Convolutional Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Stefania Preatto. Speed Enhancement Methods for HEVC Interpolation Filters. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Luigi Zaffarana. Studio e sviluppo di un Moltiplicatore Floating Point Approssimato per applicazioni Low-Power ed Error-Tolerant = Study and development of an Approximate Floating Point Multiplier for Low-Power and Error-Tolerant applications. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

29 Ottobre 2018

[img] Simone Machetti. ASIP Design for Motion Estimation in Video Compression Algorithms. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2018

14 Dicembre 2018

[img] Sebastiano Strano. ASIP implementations for Polar Codes decoding using Simplified Successive Cancellation algorithm and Instruction Level Parallelism. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Pierre Mecca. Advanced Hardware Solutions for Neural Networks Inference in Autonomous Vehicles. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Elena Maria Migliorin. Custom High-Speed Communication Ethernet-Point to Point Protocol Interface Design and Implementation. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Anna Ferrara. Design of a clock diagnostic module for Built-In Self-Test of System on Chip. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Flavio Tanese. Hardware acceleration for post-quantum cryptography. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

16 Aprile 2019

[img] Angelo Fusillo. Advanced SDRAM controller architecture for Approximate Computing. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Beatrice Giannetta. Application Specific Instruction-set Processor for HSG-based Pedestrian Detection Algorithm. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Sergio Seminara. DMA Support for the Sancus Architecture. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Erik Anzalone. Design and Implementation of efficient low power Hardware accelerators for Deep Learning Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Mattia Carlo Petruzzellis. Design of a Flexible Hardware Accelerator for Ultra-Low Power Quantized Neural Networks based on Serial Multipliers. Rel. Maurizio Martina, Guido Masera, Francesco Conti. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Valerio Lanieri. Reverse engineering and analytic code extraction: techniques and threat analysis. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Alessandro Bruscia. Turbo decoding algorithm parallelization. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Kristjane Koleci. VLSI QC-LDPC Decoder for Post-Quantum Cryptography. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Roberta Marino. VLSI architecture for Depth Image-Based Rendering Integrated Systems Architecture. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Nicola Antonio Travaglini. VLSI architecture of a Multiple-Error-Correction Polar-Codes decoder. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

26 Luglio 2019

[img] Mattia Marino. Efficient belief propagation decoding of polar codes: algorithms and architectures. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Davide Di Febbo. Extreme Learning and Data Parallelization for Single Incremental Task scenario. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Gianluca Tortora. FPGA implementation of event-based optical flow for robotic applications. Rel. Maurizio Martina, Guido Masera, Paolo Motto Ros. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Andrea Mongardi. A Low-Power Embedded System for Real-Time EMG based Event-Driven Gesture Recognition. Rel. Maurizio Martina, Paolo Motto Ros, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

25 Ottobre 2019

Beatrice Bussolino. Capsule Networks: Training and Quantized Inference. Rel. Maurizio Martina, Guido Masera, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Carmelo Apostoliti. FPGA-based acceleration of the GNURadio Software-Defined Radio: the IEEE 802.11p case. Rel. Guido Masera, Luciano Lavagno. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Walid Walid. REAL-TIME IMPLEMENTATION OF DISCRIMINATIVE SCALE SPACE TRACKER (DSST) ALGORITHM. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Costantino Cosentino. SoC Configuration for Real-Time EMG Sensing and Wireless Control of a Robotic Prosthesis. Rel. Guido Masera, Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2019

Alessio Colucci. Software- and Hardware-Level Optimizations for Fast Training of Capsule Networks. Rel. Maurizio Martina, Guido Masera, William Fornaciari. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Gianmario Bergamin. Study of low power and radiation hard Design For Testability solutions for High Energy Physics applications. Rel. Guido Masera, Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2019

18 Dicembre 2019

[img] Sawan Singh. DUAL CONSISTENCY STORE BUFFER FOR OUT OF ORDER PROCESSORS. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Nicola Rallo. Deep Information Networks: complexity, analysis and hardware implementation. Rel. Guido Masera, Monica Visintin. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

26 Marzo 2020

[img] Detjon Brahimaj. Design and development of a wearable device for continuous monitoring of vital signs. Rel. Guido Masera, Mahmoud Tavakoli. Politecnico di Torino, Corso di laurea magistrale in Mechatronic Engineering (Ingegneria Meccatronica), 2020

[img] Dino Santoro. Reconfigurable Spiking Neural Network architecture on FPGA. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

27 Marzo 2020

[img] Giuseppe Puletto. Implementation of a post-quantum cryptography algorithm on an FPGA board. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Alessio Parisi. Low-latency implementation for inter-process communication. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

1 Aprile 2020

[img] Giuseppe Maria Sarda. Approximating Deep Convolutional Neural Networks through Bit-level Masking of Network Parameters. Rel. Guido Masera, Maurizio Martina, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

28 Luglio 2020

Giuseppe Carnicelli. Low latency bus-based solution for inter-processor communication. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

23 Ottobre 2020

[img] Alessandro Ottaviano. Adversarial Machine Learning against Real-World Attacks on CNN Object Detectors. Rel. Guido Masera, Michele Magno, Luca Benini. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

[img] Elena Ferro. Implementation of Deep Neural Networks for the Level 1 Trigger system of the future High-Granularity Calorimeter (HGCAL). Rel. Guido Masera, Jean-Baptiste Sauvan. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

[img] Giovanni Cappai. Implementation of a Face Detection Algorithm for Low-Power FPGAs. Rel. Guido Masera, Luca Benini, Michele Magno. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

Daniele Colonna. Study and development of a fully-digital peripheral designed to read capacitive sensors for structural health monitoring. Rel. Guido Masera, Aziendale Tutore. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Tommaso Milanese. Time-to-digital converters for reconfigurable photon-counting detectors. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

18 Dicembre 2020

Sofiane Landi. Design of FPGA-based TurboProduct Iterative Decoder basedon Polar Codes. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Alessandro Romeo. Design of an FPGA-based Testbed for accelerating Error Characterization of Product Codes. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Antonio Caruso. Izhikevich neural model and STDP learning algorithm mapping on spiking neural network hardware emulator. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Corrado Bonfanti. Parameter Monitoring and Communication in a Ring-Topology-Based SNN Emulator Hardware. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Alessandra Calzoni. Quantization Analysis for Face Image Detection Through Dense Neural Networks. Rel. Guido Masera, Giovanni Ramponi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Federico Pozzana. RISC-V : an FPGA implementation for general purpose prototyping hardware. Rel. Guido Masera, Elia Delledonne, Fabrizio Fraternali. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

16 Aprile 2021

[img] Luca Fiore. Design of a fault tolerant RISC-V instruction execute stage for safety critical applications. Rel. Stefano Di Carlo, Alessandro Savino, Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Marcello Neri. Design of a fault tolerant instruction decode stage in RISC-V core against soft and hard errors. Rel. Stefano Di Carlo, Alessandro Savino, Maurizio Martina, Guido Masera, Luca Maria Cassano. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Danilo Pesaresi. Implementazione hardware di NTRU su FPGA = Hardware implementation of NTRU on FPGA. Rel. Guido Masera, Andrea Molino, Gabriele Coppolino. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Giacomo Pira. Security of Event-Based Spiking Neural Networks: Attacks and Defense Methodologies. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Andrea Tesser. Study and Implementation of a Packet Video Transmission Wireless Receiver. Rel. Guido Masera, Alberto Dassatti, Renzo Posega. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

27 Luglio 2021

[img] Edoardo Salvati. Approximate Computing for Softmax and Squash functions in Capsule Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Jianxing Wu. Case Study on High-Level Verification Flow Applied to a High-Level-Designed Digital Signal Processor. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2021

[img] Elia Ribaldone. Design of configurable Fault Folerant RISC-V Instruction Fetch and automatization through Travulog templates. Rel. Stefano Di Carlo, Maurizio Martina, Guido Masera, Alessandro Savino. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Alberto Viale. Efficient Implementation of Spiking Neural Networks on the Loihi Neuromorphic Processor for Autonomous Driving Problems. Rel. Guido Masera, Maurizio Martina, Alberto Marchisio, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

26 Ottobre 2021

Alessio Curto. Analisi del flusso di dati in un sistema di comunicazione custom e confronto di tecniche di controllo degli errori = Analysis of the data flow in a custom communication system and error control techniques comparison. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Carlo Alberto Fenoglio. Analysis and test of a novel photodetector device. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2021

Luca Rodi. Early stage power estimation and power optimization on a design for laser bean scanning application. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Simone Favero. High Throughput Turbo-Decoders: Concurrent-PMAP and High-Radix Exploration. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Alberto Vaudagna. Multiplier for quantum cryptography algorithms in FPGA. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Gabriele Borello. TOWARDS COMPUTATIONAL STORAGE. Rel. Guido Masera, Alberto Dassatti. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Edoardo Bollea. Verifying Register Maps with Formal Verification How Formal compares to Universal Verification Methodology. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Paolo Mazzetti. A new algorithm for structured matrix-vector product for Post quantum cryptography. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

17 Dicembre 2021

[img] Nicolo' Rigotti. Design and FPGA prototyping of a real-time monitoring unit for the PIPE interface. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Giuseppe Aiello. Design of optimized architectures for non-linear convolutional neural networks. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Pasquale Santoro. Implementation of a CNN hardware accelerator based on a reconfigurable spatial array. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

13 Aprile 2022

Jurgen Dalipaj. Automated Inter-Layer scheduling of Convolutional Neural Networks on a reconfigurable accelerator. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

29 Luglio 2022

Antonio Zappone. Analisi di sicurezza e metodi di deprogettazione per circuiti integrati = Security analysis and reverse engineering methods for integrated circuits. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Laura Chisciotti. Design of a high-speed data buffer based on DDR memories for real-time processing of hyperspectral data and its implementation in a radiation-tolerant FPGA. Rel. Guido Masera, Davide Fiorini. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Gianluca Menditto. Hardware Design of a Homomorphic-like Encryption Scheme for Spiking Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Raffaele Di Placido. An Hyper Dimensional Classifier for Dynamic Vision Sensors. Rel. Marco Vacca, Guido Masera, Fabrizio Ottati. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Maria Francesca Cascone. Implementation of the comparison in the Residue Numeral System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Lorenzo Cecchetti. Side-channel leakage assessment methodology applied to Post Quantum Cryptography algorithm. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Costantino Taranto. Simplified Affine Motion Estimation algorithm and architecture for the Versatile Video Coding Standard. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

28 Ottobre 2022

[img] Francesca Sica. Design of an edge-oriented vector accelerator based on RISC-V "V" extension. Rel. Guido Masera, Maurizio Martina, Michele Caon, Walid Walid. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Giuseppe Palumbo. Detection and Recovery of Errors in Object Detection with Faulty Convolutional Neural Network. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda, Claudio Passerone, Pierpaolo Mori'. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Davide Tiddia. Development of a verification IP for an I2C target device using UVM. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Giacomo Spinello. Flusso di lavoro per la verifica di dispositivi DSP progettati in C++ per High-Level Synthesis = Workflow for verifcation of DSP designed in C++ for High-Level Synthesis. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Alessandra Dolmeta. Hardware architecture for CRYSTALS-Kyber cryptographic primitives. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Claudio Raccomandato. Modeling and Mapping of a GoogLeNet CNN on a Grid of Processing Cells. Rel. Guido Masera, Rainer Dömer. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Jashandeep Dhaliwal. On-Chip Processing for Pixel Imagers in a 28nm technology for HEP application. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2022

19 Dicembre 2022

[img] Davide Dura. Design and analysis of VLSI architectures for Transformers. Rel. Maurizio Martina, Guido Masera, Alberto Marchisio. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Lorenzo Poloni. Implementation of an Approximated FIR Filter on FPGA for Laser Line Extraction from Pixel Data. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[img] Francesco Babbaro. A RISC-V based accelerator for NFC Signal Processing. Rel. Guido Masera, Stefan Brennsteiner. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

21 Aprile 2023

[img] Alessandro Barrera. A Design Space Exploration Tool for LDPC Decoder Architectures in 5G NR Applications. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Francesco Gallareto. Design digitale di un Viterbi Detector in tecnologia FinFET a 3 nm = Digital design of a Viterbi Detector in 3 nm FinFET technology. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Flavia Guella. HERMIONE: a Co-design Methodology for Layer-wise Approximation of Neural Networks on RISC-V. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda, Michele Caon. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Mattia Mirigaldi. Integration and optimization of a RISC-V based Keccak accelerator. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Roberta Fiandaca. Power and Area Optimization in Neural Receivers. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Alessio Cicero. Power and Area Optimization of a Neural Network-Based Digital Pre-Distorter for RF Power Amplifiers. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Alessandra Vignoli. WinoAdapt: End-to-End Winograd-based FPGA accelerator for Quantized Convolutional Neural Networks. Rel. Maurizio Martina, Claudio Passerone, Guido Masera, Pierpaolo Mori', Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

15 Giugno 2023

Simone Valente. Generalized UVM testbench framework for verification of eFPGA devices. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

28 Luglio 2023

Stefano Moncalvo. Definition of a verification flow for High-Level Synthesis IPs: Case study on functional coverage applied to High Level Synthesis blocks in a C++ and Universal Methodology environment. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Davide Milone. Expansion board for digital out channels in HIL simulator controlled by CAN protocol. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Federica Bongo. UVM Environment for I3C Target Device. Rel. Maurizio Martina, Guido Masera, Sandro Sartoni. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

27 Ottobre 2023

Claudia Golino. Bus Network Integration for Enhanced SoC Performance and Power Consumption - Optimization of Tailored On-chip Interconnection for Low Power Digital System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Francesco Dell'Atti. Integrated circuit Back-End of line analysis and modeling for future node pathfinding. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2023

[img] Francesco Enrico Brambilla. Modeling and implementation studies of pixel readout architecture for on-chip processing in High Energy Physics applications. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2023

[img] Francesco Dilevrano. Serial bit accelerator with sparsity managment. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Christian Vespo. VLSI architectures optimized for the computation of floating-point transcendental functions. Rel. Maurizio Martina, Guido Masera, Walid Walid. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

15 Dicembre 2023

[img] Gioele Sineo. Binary Edward Elliptic Curve CryptoCore Accelerator. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Massimo Emiliano. Design of a Spatial Array with Run-Time Reconfigurable Approximate Processing Engines. Rel. Guido Masera, Emanuele Valpreda, Maurizio Martina, Flavia Guella. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[img] Eugenio Ressa. An Efficient Hardware Accelerator for Class Incremental Deep Neural Networks. Rel. Guido Masera, Alberto Marchisio. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2023

[img] Tommaso Ricci. Implementation of a RISC-V based microprocessor architecture for NFC communication. Rel. Guido Masera, Sammy Johnatan Carbajal Ipenza. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Muhammad Afnan Aftab. Modeling for Mixed-Signal Simulations. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Questa lista è stata generata il Tue Mar 19 03:00:33 2024 CET.