ITEN
WebThesis Logo Politecnico di Torino
[Atom feed] Atom [RSS feed] RSS 1.0 [RSS2 feed] RSS 2.0
Raggruppa per: Data | Nessun raggruppamento
Numero di pubblicazioni : 167.

Lorenzo Badas. Alternative Store Buffers. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2025

Gabriele Attanasio. Architectural coverage for FEAT_GCS in an AArch64 CPU. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

Paolo Borgis. Design of a UVM Based RISC-V model for Digital Functional Verification. Rel. Guido Masera, Maurizio Martina, Maurizio Capra. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

Samuele Pasquale. Implementation of intermittent-robust computing on RISC-V architecture. RISE: RISC-V Intermittent System Extensions for Batteryless IoT Devices. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Luca Sciolla. Progettazione e sviluppo di un sistema embedded ad alte prestazioni per il controllo assi motori e acquisizione dati = Design and Development of a High-Performance Embedded System for Motor Axis Control and Data Acquisition. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

Vincenzo Castilletti. Riduzione dei tempi di simulazione mediante modellazione analogica comportamentale e semplificazione del DSP negli IP SERDES a 64Gbps = Simulation time reduction through behavioral analog modeling and DSP simplifications in 64Gbps SERDES IP. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Claudia Pecorella. All-Digital Noise-Tolerant Voltage-Level Detector for Dynamic Configuration of SRAM Read/Write-Assist Circuits. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Giorgio Iemmolo. Architectural Analysis and Performance Optimization of an I2C-to-AHB Bridge for RISCV DMA. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

Massimo Giacobbe. Behavioral modelling of dinamyc virtual FIFOs. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Manuel Nannelli. Bus Planning to minimize Crosstalk for high frequency design. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]

Nico Paninforni. Compact Yet Fast: An Efficient d-Order Masked Implementation of Ascon. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Daniele Di Capua. Design Space Exploration of Integrated Circuit Floorplans through Area Minimization and ML-Guided Macro Placement. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Sofia Giannoccaro. Design and Implementation of an Embedded Board for Vehicular Connectivity. Rel. Massimo Ruo Roch, Guido Masera, Claudio Ettore Casetti. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Gabriele Sanna. Migration of register verification methodologies, with focus on workflow automation and profiling. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Lorenzo Capobianco. Open Hardware, Hidden Risks: Mitigating passive power side-channel leakage in RISC-V microcontrollers. Rel. Guido Masera, Mattia Mirigaldi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Saman Alipour. RISC-V Enabled CGRA SystemC Model for AI and ML Applications. Rel. Guido Masera, Maurizio Martina, Luigi Giuffrida. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Andrea Bonino. Analyzing and Extending Instruction Sets for Efficient Cryptographic Computation. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Lorenzo Deltetto. Design of an Advanced Register Renaming Architecture in a RISC-V Vector Processing Unit. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Gabriele Parisi. Error Resilience design for Automotive Control Systems. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

Gabriele Adragna. Area and performance evaluation in the physical design of advanced integrated circuits. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Michael Elias. Leveraging Quantization and Approximate Computing to Enhance Adversarial Defense in Deep Neural Networks. Rel. Maurizio Martina, Guido Masera, Flavia Guella. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Enrico Manfredi. Tightly-coupled VS Loosely-coupled accelerators for data compression in space applications: a NOEL-V case study. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2025

[thumbnail of Tesi_di_laurea]
Preview

Simone Romeo. ARISE: Integration of an Approximate and Reconfigurable Spatial Array on a RISC-V-Based Platform. Rel. Maurizio Martina, Guido Masera, Michele Caon, Emanuele Valpreda, Flavia Guella. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Federica Bader. Design and integration of a RISC-V based accelerator for Ascon. Rel. Guido Masera, Maurizio Martina, Alessandra Dolmeta. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Fabrizio Cavallone. Design of an integrated circuit for critical particle detection application. Rel. Guido Masera, Maurizio Martina, Giovanni Mazza. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Mario Porcaro. Exploring the impact of RCQ approach in an unrolled LDPC decoder. Rel. Guido Masera, Vincenzo Petrolo, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Mattia Castagno. From minutes to millennia: enhancing power analysis resistance in AES and ASCON. Rel. Guido Masera, Mattia Mirigaldi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Luigi Asquino. I3C® Controller for Sensor Hub feature in MEMS sensors. Rel. Guido Masera, Paolo Rosingana, Eyuel Zewdu Teferi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Francesco Pio De Malde'. Implementation of RISC-V Instruction Set Extensions. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Ivan Biundo. Integration of LEN5, a RISC-V Out-of-Order Microprocessor, Inside a Low-Power, Heterogeneous System on Chip. Rel. Maurizio Martina, Guido Masera, Michele Caon, Mattia Mirigaldi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Giuseppe Silvestri. Automatic detection of timing-violating, non-automatically-fixable paths. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2024

Andrea Marenco. Design of Approximate Digital Circuits on Advanced Semiconductor Technologies. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2024

[thumbnail of Tesi_di_laurea]

Riccardo Giunti. Development of a Monitor IP in a Power Line Communication Modem. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Roberto Capruzzi. Exploring Power Improvement Features of Advanced Physical Implementation Flow. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Taus Enrico. FPGA implementation of a frequency estimator for RADAR localization applications. Rel. Guido Masera, Marina Mondin. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Isacco Delpero. High-Throughput LDPC Multi-Decoder Exploration with novel Quantization and Reconstruction Method. Rel. Guido Masera, Vincenzo Petrolo. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]

Davide Muscia. Implementation and validation of a hardware countermeasure against fault injection attacks. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Alessio Caviglia. Lightweight Vector Extension for Efficient Neural Network Inference on RISC-V. Rel. Maurizio Martina, Guido Masera, Michele Caon, Emanuele Valpreda, Flavia Guella. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2024

Marco Chiarle. Scalar Cryptography Extensions for STxP5. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Riccardo Cuccu. Unit Testing as a Foundation for Refactoring in Embedded Systems: A Case Study on Qualcomm Cloud AI 100. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Claudio Clemente. SNAX-CGRA: Ottimizzazione a livello di sistema di un processore CGRA per l'accelerazione efficiente dell'IA = SNAX-CGRA: System-level Optimization of a CGRA Processor for Efficient AI Acceleration. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Abdallah El Mouaatamid. Additive Fast Fourier Polynomial Multiplier For Code Based Algorithms. Rel. Maurizio Martina, Guido Masera, Alessandra Dolmeta. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Valeria Piscopo. Design of a true random number generator for post-quantum cryptography. Rel. Guido Masera, Maurizio Martina, Alessandra Dolmeta. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Luigi Tedone. Development of a high-throughput floating-point CORDIC architecture for automotive applications. Rel. Maurizio Martina, Guido Masera, Luigi Giuffrida. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Gabrielegiovanni Montalbano. Digital Filters Design Automatization for DS-ADCs Applications. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]

Marco Bracchetti. Hardware Convolutional Neural Network based on Residue Number System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Bianca Maria Perra. Investigation on RAM access patterns for power improvements. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Maria Elena D'Agostino. LUNA: Learning-based Unified Network Allocation AI-based NoC workload optimization. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Alessio Sanna. Low-power radar-based system for materials and objects recognition. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Stefano Rizzello. Progettazione digitale di compressori approssimati 4:2 per interfacce seriali a 112Gps in tecnologia FinFET = Digital design of 4:2 approximate compressors for 112Gps serial interfaces in FinFET technology. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Luca D'Elia. Quantization Reconstruction Based LDPC Decoders. Rel. Guido Masera, Guido Montorsi, Vincenzo Petrolo. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

[thumbnail of Tesi_di_laurea]
Preview

Emilio Stante. Utilizzo delle tecniche di Machine Learning per ottimizzare e accelerare le regressioni di test randomici = Using Machine Learning to Optimize and Accelerate Random Regression Testing. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2024

Gioele Sineo. Binary Edward Elliptic Curve CryptoCore Accelerator. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Massimo Emiliano. Design of a Spatial Array with Run-Time Reconfigurable Approximate Processing Engines. Rel. Guido Masera, Emanuele Valpreda, Maurizio Martina, Flavia Guella. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Eugenio Ressa. An Efficient Hardware Accelerator for Class Incremental Deep Neural Networks. Rel. Guido Masera, Alberto Marchisio. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Tommaso Ricci. Implementation of a RISC-V based microprocessor architecture for NFC communication. Rel. Guido Masera, Sammy Johnatan Carbajal Ipenza. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Muhammad Afnan Aftab. Modeling for Mixed-Signal Simulations. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Claudia Golino. Bus Network Integration for Enhanced SoC Performance and Power Consumption - Optimization of Tailored On-chip Interconnection for Low Power Digital System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Francesco Dell'Atti. Integrated circuit Back-End of line analysis and modeling for future node pathfinding. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2023

[thumbnail of Tesi_di_laurea]
Preview

Francesco Enrico Brambilla. Modeling and implementation studies of pixel readout architecture for on-chip processing in High Energy Physics applications. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2023

[thumbnail of Tesi_di_laurea]
Preview

Francesco Dilevrano. Serial bit accelerator with sparsity managment. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Christian Vespo. VLSI architectures optimized for the computation of floating-point transcendental functions. Rel. Maurizio Martina, Guido Masera, Walid Walid. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Stefano Moncalvo. Definition of a verification flow for High-Level Synthesis IPs: Case study on functional coverage applied to High Level Synthesis blocks in a C++ and Universal Methodology environment. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Davide Milone. Expansion board for digital out channels in HIL simulator controlled by CAN protocol. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Federica Bongo. UVM Environment for I3C Target Device. Rel. Maurizio Martina, Guido Masera, Sandro Sartoni. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Simone Valente. Generalized UVM testbench framework for verification of eFPGA devices. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Alessandro Barrera. A Design Space Exploration Tool for LDPC Decoder Architectures in 5G NR Applications. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Francesco Gallareto. Design digitale di un Viterbi Detector in tecnologia FinFET a 3 nm = Digital design of a Viterbi Detector in 3 nm FinFET technology. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Flavia Guella. HERMIONE: a Co-design Methodology for Layer-wise Approximation of Neural Networks on RISC-V. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda, Michele Caon. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Mattia Mirigaldi. Integration and optimization of a RISC-V based Keccak accelerator. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Roberta Fiandaca. Power and Area Optimization in Neural Receivers. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

Alessio Cicero. Power and Area Optimization of a Neural Network-Based Digital Pre-Distorter for RF Power Amplifiers. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]

Alessandra Vignoli. WinoAdapt: End-to-End Winograd-based FPGA accelerator for Quantized Convolutional Neural Networks. Rel. Maurizio Martina, Claudio Passerone, Guido Masera, Pierpaolo Mori', Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2023

[thumbnail of Tesi_di_laurea]
Preview

Davide Dura. Design and analysis of VLSI architectures for Transformers. Rel. Maurizio Martina, Guido Masera, Alberto Marchisio. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Lorenzo Poloni. Implementation of an Approximated FIR Filter on FPGA for Laser Line Extraction from Pixel Data. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Francesco Babbaro. A RISC-V based accelerator for NFC Signal Processing. Rel. Guido Masera, Stefan Brennsteiner. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Francesca Sica. Design of an edge-oriented vector accelerator based on RISC-V "V" extension. Rel. Guido Masera, Maurizio Martina, Michele Caon, Walid Walid. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Giuseppe Palumbo. Detection and Recovery of Errors in Object Detection with Faulty Convolutional Neural Network. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda, Claudio Passerone, Pierpaolo Mori'. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Davide Tiddia. Development of a verification IP for an I2C target device using UVM. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Giacomo Spinello. Flusso di lavoro per la verifica di dispositivi DSP progettati in C++ per High-Level Synthesis = Workflow for verifcation of DSP designed in C++ for High-Level Synthesis. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Alessandra Dolmeta. Hardware architecture for CRYSTALS-Kyber cryptographic primitives. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Claudio Raccomandato. Modeling and Mapping of a GoogLeNet CNN on a Grid of Processing Cells. Rel. Guido Masera, Rainer Dömer. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Jashandeep Dhaliwal. On-Chip Processing for Pixel Imagers in a 28nm technology for HEP application. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2022

[thumbnail of Tesi_di_laurea]
Preview

Antonio Zappone. Analisi di sicurezza e metodi di deprogettazione per circuiti integrati = Security analysis and reverse engineering methods for integrated circuits. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Laura Chisciotti. Design of a high-speed data buffer based on DDR memories for real-time processing of hyperspectral data and its implementation in a radiation-tolerant FPGA. Rel. Guido Masera, Davide Fiorini. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Gianluca Menditto. Hardware Design of a Homomorphic-like Encryption Scheme for Spiking Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Raffaele Di Placido. An Hyper Dimensional Classifier for Dynamic Vision Sensors. Rel. Marco Vacca, Guido Masera, Fabrizio Ottati. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Maria Francesca Cascone. Implementation of the comparison in the Residue Numeral System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Lorenzo Cecchetti. Side-channel leakage assessment methodology applied to Post Quantum Cryptography algorithm. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Costantino Taranto. Simplified Affine Motion Estimation algorithm and architecture for the Versatile Video Coding Standard. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

[thumbnail of Tesi_di_laurea]
Preview

Jurgen Dalipaj. Automated Inter-Layer scheduling of Convolutional Neural Networks on a reconfigurable accelerator. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2022

Nicolo' Rigotti. Design and FPGA prototyping of a real-time monitoring unit for the PIPE interface. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Giuseppe Aiello. Design of optimized architectures for non-linear convolutional neural networks. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Pasquale Santoro. Implementation of a CNN hardware accelerator based on a reconfigurable spatial array. Rel. Maurizio Martina, Guido Masera, Emanuele Valpreda. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Alessio Curto. Analisi del flusso di dati in un sistema di comunicazione custom e confronto di tecniche di controllo degli errori = Analysis of the data flow in a custom communication system and error control techniques comparison. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Carlo Alberto Fenoglio. Analysis and test of a novel photodetector device. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2021

[thumbnail of Tesi_di_laurea]
Preview

Luca Rodi. Early stage power estimation and power optimization on a design for laser bean scanning application. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Simone Favero. High Throughput Turbo-Decoders: Concurrent-PMAP and High-Radix Exploration. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Alberto Vaudagna. Multiplier for quantum cryptography algorithms in FPGA. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Gabriele Borello. TOWARDS COMPUTATIONAL STORAGE. Rel. Guido Masera, Alberto Dassatti. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Edoardo Bollea. Verifying Register Maps with Formal Verification How Formal compares to Universal Verification Methodology. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Paolo Mazzetti. A new algorithm for structured matrix-vector product for Post quantum cryptography. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Edoardo Salvati. Approximate Computing for Softmax and Squash functions in Capsule Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Jianxing Wu. Case Study on High-Level Verification Flow Applied to a High-Level-Designed Digital Signal Processor. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2021

Elia Ribaldone. Design of configurable Fault Folerant RISC-V Instruction Fetch and automatization through Travulog templates. Rel. Stefano Di Carlo, Maurizio Martina, Guido Masera, Alessandro Savino. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Alberto Viale. Efficient Implementation of Spiking Neural Networks on the Loihi Neuromorphic Processor for Autonomous Driving Problems. Rel. Guido Masera, Maurizio Martina, Alberto Marchisio, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Luca Fiore. Design of a fault tolerant RISC-V instruction execute stage for safety critical applications. Rel. Stefano Di Carlo, Alessandro Savino, Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Marcello Neri. Design of a fault tolerant instruction decode stage in RISC-V core against soft and hard errors. Rel. Stefano Di Carlo, Alessandro Savino, Maurizio Martina, Guido Masera, Luca Maria Cassano. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Danilo Pesaresi. Implementazione hardware di NTRU su FPGA = Hardware implementation of NTRU on FPGA. Rel. Guido Masera, Andrea Molino, Gabriele Coppolino. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Giacomo Pira. Security of Event-Based Spiking Neural Networks: Attacks and Defense Methodologies. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[thumbnail of Tesi_di_laurea]
Preview

Andrea Tesser. Study and Implementation of a Packet Video Transmission Wireless Receiver. Rel. Guido Masera, Alberto Dassatti, Renzo Posega. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

Sofiane Landi. Design of FPGA-based TurboProduct Iterative Decoder basedon Polar Codes. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Alessandro Romeo. Design of an FPGA-based Testbed for accelerating Error Characterization of Product Codes. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Antonio Caruso. Izhikevich neural model and STDP learning algorithm mapping on spiking neural network hardware emulator. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[thumbnail of Tesi_di_laurea]
Preview

Corrado Bonfanti. Parameter Monitoring and Communication in a Ring-Topology-Based SNN Emulator Hardware. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[thumbnail of Tesi_di_laurea]
Preview

Alessandra Calzoni. Quantization Analysis for Face Image Detection Through Dense Neural Networks. Rel. Guido Masera, Giovanni Ramponi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[thumbnail of Tesi_di_laurea]
Preview

Federico Pozzana. RISC-V : an FPGA implementation for general purpose prototyping hardware. Rel. Guido Masera, Elia Delledonne, Fabrizio Fraternali. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[thumbnail of Tesi_di_laurea]
Preview

Alessandro Ottaviano. Adversarial Machine Learning against Real-World Attacks on CNN Object Detectors. Rel. Guido Masera, Michele Magno, Luca Benini. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

[thumbnail of Tesi_di_laurea]
Preview

Elena Ferro. Implementation of Deep Neural Networks for the Level 1 Trigger system of the future High-Granularity Calorimeter (HGCAL). Rel. Guido Masera, Jean-Baptiste Sauvan. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

[thumbnail of Tesi_di_laurea]
Preview

Giovanni Cappai. Implementation of a Face Detection Algorithm for Low-Power FPGAs. Rel. Guido Masera, Luca Benini, Michele Magno. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

[thumbnail of Tesi_di_laurea]
Preview

Daniele Colonna. Study and development of a fully-digital peripheral designed to read capacitive sensors for structural health monitoring. Rel. Guido Masera, Aziendale Tutore. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Tommaso Milanese. Time-to-digital converters for reconfigurable photon-counting detectors. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2020

Giuseppe Carnicelli. Low latency bus-based solution for inter-processor communication. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Giuseppe Maria Sarda. Approximating Deep Convolutional Neural Networks through Bit-level Masking of Network Parameters. Rel. Guido Masera, Maurizio Martina, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[thumbnail of Tesi_di_laurea]
Preview

Giuseppe Puletto. Implementation of a post-quantum cryptography algorithm on an FPGA board. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[thumbnail of Tesi_di_laurea]
Preview

Alessio Parisi. Low-latency implementation for inter-process communication. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

Detjon Brahimaj. Design and development of a wearable device for continuous monitoring of vital signs. Rel. Guido Masera, Mahmoud Tavakoli. Politecnico di Torino, Corso di laurea magistrale in Mechatronic Engineering (Ingegneria Meccatronica), 2020

[thumbnail of Tesi_di_laurea]
Preview

Dino Santoro. Reconfigurable Spiking Neural Network architecture on FPGA. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[thumbnail of Tesi_di_laurea]
Preview

Sawan Singh. DUAL CONSISTENCY STORE BUFFER FOR OUT OF ORDER PROCESSORS. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Nicola Rallo. Deep Information Networks: complexity, analysis and hardware implementation. Rel. Guido Masera, Monica Visintin. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Beatrice Bussolino. Capsule Networks: Training and Quantized Inference. Rel. Maurizio Martina, Guido Masera, Muhammad Shafique. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

Carmelo Apostoliti. FPGA-based acceleration of the GNURadio Software-Defined Radio: the IEEE 802.11p case. Rel. Guido Masera, Luciano Lavagno. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Walid Walid. REAL-TIME IMPLEMENTATION OF DISCRIMINATIVE SCALE SPACE TRACKER (DSST) ALGORITHM. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Costantino Cosentino. SoC Configuration for Real-Time EMG Sensing and Wireless Control of a Robotic Prosthesis. Rel. Guido Masera, Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2019

[thumbnail of Tesi_di_laurea]
Preview

Alessio Colucci. Software- and Hardware-Level Optimizations for Fast Training of Capsule Networks. Rel. Maurizio Martina, Guido Masera, William Fornaciari. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

Gianmario Bergamin. Study of low power and radiation hard Design For Testability solutions for High Energy Physics applications. Rel. Guido Masera, Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2019

[thumbnail of Tesi_di_laurea]
Preview

Mattia Marino. Efficient belief propagation decoding of polar codes: algorithms and architectures. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Davide Di Febbo. Extreme Learning and Data Parallelization for Single Incremental Task scenario. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Gianluca Tortora. FPGA implementation of event-based optical flow for robotic applications. Rel. Maurizio Martina, Guido Masera, Paolo Motto Ros. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Andrea Mongardi. A Low-Power Embedded System for Real-Time EMG based Event-Driven Gesture Recognition. Rel. Maurizio Martina, Paolo Motto Ros, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Angelo Fusillo. Advanced SDRAM controller architecture for Approximate Computing. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Beatrice Giannetta. Application Specific Instruction-set Processor for HSG-based Pedestrian Detection Algorithm. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Sergio Seminara. DMA Support for the Sancus Architecture. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Erik Anzalone. Design and Implementation of efficient low power Hardware accelerators for Deep Learning Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Mattia Carlo Petruzzellis. Design of a Flexible Hardware Accelerator for Ultra-Low Power Quantized Neural Networks based on Serial Multipliers. Rel. Maurizio Martina, Guido Masera, Francesco Conti. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Valerio Lanieri. Reverse engineering and analytic code extraction: techniques and threat analysis. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Alessandro Bruscia. Turbo decoding algorithm parallelization. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Kristjane Koleci. VLSI QC-LDPC Decoder for Post-Quantum Cryptography. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Roberta Marino. VLSI architecture for Depth Image-Based Rendering Integrated Systems Architecture. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Nicola Antonio Travaglini. VLSI architecture of a Multiple-Error-Correction Polar-Codes decoder. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[thumbnail of Tesi_di_laurea]
Preview

Sebastiano Strano. ASIP implementations for Polar Codes decoding using Simplified Successive Cancellation algorithm and Instruction Level Parallelism. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Pierre Mecca. Advanced Hardware Solutions for Neural Networks Inference in Autonomous Vehicles. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Elena Maria Migliorin. Custom High-Speed Communication Ethernet-Point to Point Protocol Interface Design and Implementation. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Anna Ferrara. Design of a clock diagnostic module for Built-In Self-Test of System on Chip. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Flavio Tanese. Hardware acceleration for post-quantum cryptography. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Simone Machetti. ASIP Design for Motion Estimation in Video Compression Algorithms. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Luca Francesco Perroni. Calcolo Approssimato per Operatori Aritmetici Floating Point. Progettazione ed Implementazione. = Approximate Computing for Floating Point Arithmetic Operators. Design and Implementation. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Osvaldo Genovese. Design and implementation of a hardware accelerator for Deep Convolutional Neural Networks. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Stefania Preatto. Speed Enhancement Methods for HEVC Interpolation Filters. Rel. Maurizio Martina, Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Luigi Zaffarana. Studio e sviluppo di un Moltiplicatore Floating Point Approssimato per applicazioni Low-Power ed Error-Tolerant = Study and development of an Approximate Floating Point Multiplier for Low-Power and Error-Tolerant applications. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Marco Farina. Acceleratore hardware per la generazione di un'immagine retrovisiva = Hardware accelerator for a rear-view generation system. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Giuseppe Davidde. HSG Algorithm for Pedestrian Detection. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Marco Montagna. Analysis of Vulnerabilities and Improvements of a Complex System. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Stefania Trapani. A Correction Method for Pedestrian Detection with a Convolutional Neural Network. Rel. Guido Masera, Maurizio Martina. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Tamer Ahmed Eltaras. "A Flow Control Mechanism for Fully Adaptive Routing Algorithms in On-Chip Networks”. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[thumbnail of Tesi_di_laurea]
Preview

Fabio Caracci. Instruction dispatch policy optimization for superscalar processors. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Maria Teresa Bevivino. Latch based design investigations. Rel. Guido Masera. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

Questa lista è stata generata il Mon Feb 16 18:16:27 2026 CET.