polito.it
Politecnico di Torino (logo)

List of theses with "Vacca, Marco as relator"

Up a level
Export as [feed] Atom [feed] RSS 1.0 [feed] RSS 2.0
Group by: Date | No Grouping
Number of items: 15.

[img] Gianluca Palmeri. pNML to Skyrmions interface for logic in memory application. Rel. Maurizio Zamboni, Marco Vacca, Fabrizio Riente. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img] Michele Bianco. Esplorazione di architetture per computazione in memoria per circuiti ibridi basati su CMOS e tecnologie emergenti. = Exploration of logic-in-memory architectures for hybrid CMOS/Emerging Technologies circuits. Rel. Marco Vacca, Maurizio Zamboni, Mariagrazia Graziano. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Edoardo Mandalari. Logic in Memory implementation of an AES algorithm based on skyrmions. Rel. Mariagrazia Graziano, Maurizio Zamboni, Marco Vacca. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Ahsan Abbas. Modellizzazione di Flip Flop e Latch basati su transistor avanzati = Modeling of Flip Flops and Latches based on Advanced Transistors. Rel. Marco Vacca, Gianluca Piccinini. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Antonia Ieva. Speed-up of RISC-V core using Logic-In-Memory operations. Rel. Marco Vacca, Marco Ottavi. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Fabrizio Ottati. ALiAS: Analog Logic-in-Memory Arrays Synthesizer. Rel. Mariagrazia Graziano, Marco Vacca, Maurizio Zamboni. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2020

[img] Chiara Cannavo'. Computing architectures based on skyrmions. Rel. Maurizio Zamboni, Mariagrazia Graziano, Marco Vacca. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Maurizio Spada. Design of a Reconfigurable In-Memory Neural Network Accelerator. Rel. Maurizio Zamboni, Marco Vacca, Giovanna Turvani. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Zaid Rawhi Mohammad Mohaidat. Study of Verification Techniques for Digital Architectures. Rel. Mariagrazia Graziano, Marco Vacca, Fabrizio Riente. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Nicola Piano. DExIMA: a Design Explorer for In-Memory Architectures. Rel. Mariagrazia Graziano, Marco Vacca. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

[img] Andrea Coluccio. In-Memory Binary Neural Networks. Rel. Maurizio Zamboni, Mariagrazia Graziano, Marco Vacca. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019

Alessandro More'. Study of architectures based on the integration of logic and memory. Rel. Mariagrazia Graziano, Maurizio Zamboni, Marco Vacca. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2018

[img] Deborah Vergallo. Analysis and Simulation of Emerging FET Devices: FinFET, TFET. Rel. Gianluca Piccinini, Marco Vacca, Mariagrazia Graziano. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Daniel Melis. Logical and memory architectures in nanomagnetic technology. Rel. Maurizio Zamboni, Mariagrazia Graziano, Marco Vacca. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2018

[img] Gina Jiang. Algorithms Parallelization in ASIC Design. Rel. Mariagrazia Graziano, Marco Vacca, Maurizio Zamboni. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2017

This list was generated on Tue Jun 15 22:36:24 2021 CEST.