Paolo Pagliarulo
Studio di gate LIM programmabili sviluppati su tecnologia Racetrack memory.
Rel. Maurizio Zamboni, Mariagrazia Graziano, Fabrizio Riente. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2019
Abstract
Il seguente lavoro di tesi nasce dal sempre più acceso interesse nei confronti di tecnologie alternative all'ormai consolidato approccio CMOS. Tale interesse nasce dall' esigenza di ridurre i consumi di potenza statica, i quali risultano avere un impatto sempre maggiore con il progredire della tecnologia e lo scaling sempre più aggressivo. Se da un lato, l'attuale scenario non propone ancora tecnologie in grado di sostituirsi a quella CMOS, dall'altro, è possibile affermare che le ricerche sulle stesse aprono scenari promettenti per il futuro. Nel caso di specie ci si andrà a concentrare su tre concetti fondamentali che sono: Racetrack memories, nano magnetic logic, e logic in memory.
Mentre le prime due rientrano nello scenario delle tecnologie emergenti, l'ultimo altro non è che un approccio puramente concettuale che prevede l'integrazione di un'unità di logica dedicata, direttamente all'interno della memoria
Relatori
Anno Accademico
Tipo di pubblicazione
Numero di pagine
Informazioni aggiuntive
Corso di laurea
Classe di laurea
URI
![]() |
Modifica (riservato agli operatori) |
