Filippo Mangani
Design of a High Performance Memory Packet Decoder for Streaming Architecture on FPGA.
Rel. Claudio Passerone. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Informatica (Computer Engineering), 2019
|
Preview |
PDF (Tesi_di_laurea)
- Tesi
Licenza: Creative Commons Attribution Non-commercial No Derivatives. Download (3MB) | Preview |
Abstract
Questa tesi riguarda la descrizione delle problematiche e dei risultati riguardanti lo sviluppo di un interfaccia tra un FPGA e una memoria, entrambe sulla medesima scheda, utilizzando i paradigmi dell'architettura streaming e ottimizzandone per la performance. Questa interfaccia è inclusa all'interno di un progetto di ricerca più esteso riguardante l'accelerazione di algoritmi di fluidodinamica computazionale sfruttando l'architettura streaming per FPGA. La fluidodianmica computazionale ricade all'interno della famiglia dell high performance computing (HPC). Questo implica che la nostra interfaccia deve essere ottimizata al massimo per garantire la performance dell'intero sistema. Inoltre l'interfaccia si rivela essere un elemento cruciale per tutto il sistema in quanto à il collo di bottiglia dal punto di vista della performance.
L'ottimizzazione di questo modulo è dunque un nodo cruciale per la riuscita di questo progetto di ricerca
Relatori
Anno Accademico
Tipo di pubblicazione
Numero di pagine
Corso di laurea
Classe di laurea
Ente in cotutela
URI
![]() |
Modifica (riservato agli operatori) |
