polito.it
Politecnico di Torino (logo)

Integrazione Architetturale della Logica Multi-Livello nei Sistemi di In-Memory Computing basati su VG-SOT MRAM = Architectural Integration of Multi-Level Logic in VG-SOT MRAM-Based In-Memory Computing Systems

Mohammed-Amine Laamouri

Integrazione Architetturale della Logica Multi-Livello nei Sistemi di In-Memory Computing basati su VG-SOT MRAM = Architectural Integration of Multi-Level Logic in VG-SOT MRAM-Based In-Memory Computing Systems.

Rel. Carlo Ricciardi, Liliana Prejbeanu. Politecnico di Torino, NON SPECIFICATO, 2025

Abstract:

Questo rapporto analizza l’implementazione della logica multi-livello nell’in-memory computing utilizzando le Magnetic Tunnel Junctions (MTJ). Dimostriamo innanzitutto che la logica ternaria può essere realizzata con sole due MTJ, offrendo una soluzione compatta ed efficiente. Basandoci su questo approccio, estendiamo il concetto per supportare più di tre livelli logici, migliorando in modo significativo la precisione computazionale. Questo incremento di precisione risulta particolarmente vantaggioso per applicazioni come l’intelligenza artificiale, in cui la granularità della rappresentazione dei dati è cruciale.

Relatori: Carlo Ricciardi, Liliana Prejbeanu
Anno accademico: 2025/26
Tipo di pubblicazione: Elettronica
Numero di pagine: 40
Informazioni aggiuntive: Tesi secretata. Fulltext non presente
Soggetti:
Corso di laurea: NON SPECIFICATO
Classe di laurea: Nuovo ordinamento > Laurea magistrale > LM-29 - INGEGNERIA ELETTRONICA
Aziende collaboratrici: CNRS-SPINTEC
URI: http://webthesis.biblio.polito.it/id/eprint/37867
Modifica (riservato agli operatori) Modifica (riservato agli operatori)