Martin Arteaga Castillo
Interrupt Controller for RISC-V.
Rel. Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2023
Abstract: |
Nel corso di un tirocìnio di sei mesi, l’architettura e la progettazione dei controllori di interruzioni sono stati studiati e poi implementati seguendo lo standard RISC-V. Questa prima esperienza in una squadra professionale di designer digitali è iniziata con compiti semplici per familiarizzare con il flusso di lavoro e la filosofia di progettazione. Successivamente è stata implementata una semplice ottimizzazione su un controllore di interruzioni già esistente, con l’obiettivo di comprendere i meccanismi sottostanti del modulo. Infine è stato progettato un nuovo controllore e successivamente realizzato in Verilog RTL. Questa fase prevedeva la codifica dei file di progettazione e di verifica. |
---|---|
Relatori: | Carlo Ricciardi |
Anno accademico: | 2023/24 |
Tipo di pubblicazione: | Elettronica |
Numero di pagine: | 24 |
Informazioni aggiuntive: | Tesi secretata. Fulltext non presente |
Soggetti: | |
Corso di laurea: | Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict) |
Classe di laurea: | Nuovo ordinamento > Laurea magistrale > LM-29 - INGEGNERIA ELETTRONICA |
Aziende collaboratrici: | Institut Polytechnique de Grenoble |
URI: | http://webthesis.biblio.polito.it/id/eprint/28986 |
Modifica (riservato agli operatori) |