Zaineb Khelifi
Top cell Verification and Automation of Analog Mixed-Signal Simulations.
Rel. Carlo Ricciardi. Politecnico di Torino, Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict), 2024
Abstract: |
Questo rapporto descrive il lavoro svolto durante il mio PFE realizzato presso il centro di design IC’ALPS situato a Tolosa. Negli ultimi anni, l'integrazione dei circuiti a segnali misti è diventata sempre più complessa nella maggior parte dei progetti di System on Chip. Affrontare questa sfida in azienda ha richiesto l'istituzione di una metodologia di verifica dei segnali misti più efficiente e user-friendly. Questo mi porta al fine del mio tirocinio, dove le mie principali responsabilità includevano contribuire all'elaborazione del flusso di verifica e allo sviluppo di nuovi strumenti di automazione. Per portare a termine questa missione, ho iniziato comprendendo l'ambiente di verifica esistente. Questo mi ha permesso di identificare aree di miglioramento per essere allineato con le esigenze specifiche del processo di verifica. Poi, il mio lavoro si è concentrato sulla partecipazione alla verifica di un circuito integrato specifico per un'applicazione, cercando di migliorare sia l'efficienza che la facilità d'uso nel processo di verifica. |
---|---|
Relatori: | Carlo Ricciardi |
Anno accademico: | 2024/25 |
Tipo di pubblicazione: | Elettronica |
Numero di pagine: | 68 |
Informazioni aggiuntive: | Tesi secretata. Fulltext non presente |
Soggetti: | |
Corso di laurea: | Corso di laurea magistrale in Nanotechnologies For Icts (Nanotecnologie Per Le Ict) |
Classe di laurea: | Nuovo ordinamento > Laurea magistrale > LM-29 - INGEGNERIA ELETTRONICA |
Aziende collaboratrici: | IC'ALPS |
URI: | http://webthesis.biblio.polito.it/id/eprint/32970 |
Modifica (riservato agli operatori) |