polito.it
Politecnico di Torino (logo)

Progettazione di una scheda per il Monitoring and Control di una Deep Space Antenna dell’Agenzia Spaziale Europea = Design of a Board for the Monitoring and Control of a Deep Space Antenna for the European Space Agency

Cristian Cunsolo

Progettazione di una scheda per il Monitoring and Control di una Deep Space Antenna dell’Agenzia Spaziale Europea = Design of a Board for the Monitoring and Control of a Deep Space Antenna for the European Space Agency.

Rel. Luciano Lavagno. Politecnico di Torino, Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering), 2021

[img]
Preview
PDF (Tesi_di_laurea) - Tesi
Licenza: Creative Commons Attribution Non-commercial No Derivatives.

Download (8MB) | Preview
Abstract:

In questa Tesi ci si è occupati della modalità di sviluppo di una scheda, chiamata FastPro, che si occupa del controllo relativo al funzionamento di un trasmettitore (Ground Station) di proprietà Agenzia Spaziale Europea (ESA®): questa è una daughter-board, in grado di supportare con efficacia il sistema precedente di controllo. Infatti con l’utilizzo di 6 Analog to Digital Converter (ADC) comandati da una Field Programmable Gate Array (FPGA), vengono registrati dei segnali in grado di riportare i valori di tensione o di corrente necessari al funzionamento dei vari componenti e i campioni vengono salvati simultaneamente in una Synchronous Dynamic Random Access Memory (SDRAM), insieme ad altri segnali utilizzati per riportare lo stato del sistema, per poi essere inviati ad un computer in caso di un evento catastrofico che causa un guasto. Questa funzionalità, motivo per cui è nata la necessità di progettare questo nuovo sistema, risulta utile al fine di poter ricostruire, in modo assolutamente affidabile, gli attimi precedenti all’evento bloccante ed è di aiuto nella successiva fase di diagnostica. Inoltre la scheda va anche a sostituire, in molti casi, il precedente sistema di protezione da funzionamenti anomali: i campioni vengono messi a confronto utilizzandola FPGA con delle soglie programmabili e, nel caso di superamento di tali limiti, essa si occupa di inviare immediatamente eventuali segnali di inibizione ai componenti del trasmettitore che si trovano in uno stato di funzionamento anomalo per evitare danni irreparabili ai sotto-sistemi collegati.

Relatori: Luciano Lavagno
Anno accademico: 2020/21
Tipo di pubblicazione: Elettronica
Numero di pagine: 162
Soggetti:
Corso di laurea: Corso di laurea magistrale in Ingegneria Elettronica (Electronic Engineering)
Classe di laurea: Nuovo ordinamento > Laurea magistrale > LM-29 - INGEGNERIA ELETTRONICA
Aziende collaboratrici: MICROSIS SRL
URI: http://webthesis.biblio.polito.it/id/eprint/19274
Modifica (riservato agli operatori) Modifica (riservato agli operatori)